Délai de livraison sur demande.
(Tous les appareils sont fabriqués à la main sur commande du client)
Points forts
- 8 modules R-2R DA entièrement discrets pour une combinaison avec de véritables décodeurs push/pull symétriques.
- 4 groupes pleins de décodeurs DSD natifs symétriques discrets.
- Conception de transmission de puissance symétrique entièrement discrète.
- 2 horloges femtosecondes Accusilicon 318B ultra haute fréquence 90/98 MHz fournissent une horloge synchrone pour l'ensemble de l'unité sans fréquence PLL.
- Transmission asynchrone 32 bits/PCM384K/DSD512 Amanero 384 utilise l'horloge synchrone FPGA.
- L'ensemble du circuit numérique construit avec 1 pc FPGA et 5 chipsets programmables CPLD pour séparer les différents circuits configurés pour éviter les interruptions, le traitement des données en mode parallèle.
- Prise en charge de la mise à jour du micrologiciel pour améliorer la qualité du son.
- Tous les paramètres du mode de traitement numérique sont accessibles via les boutons du panneau avant (pas besoin d'ouvrir le boîtier).
Port de mise à jour du firmware à l'arrière (mise à jour du firmware sans ouvrir le boîtier).
Avantages et inconvénients du DAC R-2R
Avantages
1. le R-2R ne convertit pas le signal d'horloge en signal de sortie.
2. Le R-2R est insensible à la gigue tandis que le D/A delta-sigma est beaucoup plus sensible à la gigue.
3. Le signal de sortie est beaucoup plus précis par rapport au Delta-Sigma N/A.
Inconvénients
1. le facteur de distorsion est extrêmement bon aujourd'hui avec les puces sigma-delta ; Les échelles R2R sont également bonnes, mais pas aussi bonnes.
2. Les problèmes de résistance et de précision des conducteurs sont très difficiles à éviter et nécessitent une technologie complexe pour être corrigés.
Conception de base R-2R sur le marché
Le DAC R-2R est très populaire de nos jours et disponible des kits de bricolage aux produits haut de gamme.
Au bas du marché du bricolage, la conception R-2R est souvent basée sur l'ancienne technologie développée par MSB il y a longtemps, et n'inclut que la conception de base du conducteur R2R, pas la merveilleuse conception corrective de l'original technologie MSB. Cette conception utilise des puces logiques de registre à décalage de données en mode série pour convertir les données en un signal analogique. Les problèmes structurels de la technologie R2R ne peuvent être évités et les performances dépendent uniquement de la précision des résistances des conducteurs.
Sur le marché haut de gamme, la conception R2R est beaucoup plus complexe et offre les meilleures performances. Une simple échelle R2R n'est tout simplement pas suffisante pour obtenir de bonnes performances et une bonne qualité sonore ! Certains fabricants utilisent des registres à décalage. Une conception moins complexe et moins puissante basée sur des puces logiques traditionnelles qui fonctionnent en mode série pour corriger l'échelle.
Une bien meilleure conception commute les résistances en mode parallèle. Un FPGA ultra-rapide contrôle et corrige l'échelle R2R. Le mode de conception parallèle contrôle chaque bit à la fois pour des performances sans précédent. (Le mode parallèle ne prend qu'un cycle d'horloge pour produire toutes les données ; le mode de conception série nécessite au moins 8 à 24 cycles d'horloge) La conception parallèle est beaucoup plus compliquée. S'il est correctement conçu, il peut corriger chaque partie de l'échelle. La photo ci-dessous montre une conception avec un tel FPGA, qui peut corriger les inévitables imperfections des échelles R2R causées par la tolérance des résistances et les pépins pour obtenir les meilleures performances.
Précision des résistances des conducteurs (tolérance)
Beaucoup pensent que la tolérance des résistances dans le conducteur est la plus importante pour obtenir les meilleures performances . De nos jours, une résolution de 24 bits est standard. Quelle tolérance est nécessaire pour atteindre une résolution de 24 bits ?
En 16 bits, la tolérance de 1/66536, 0,1 % (1/1000) est loin d'être suffisante, même une tolérance de 0,01 % (1/10000), la meilleure tolérance disponible aujourd'hui, ne peut pas gérer correctement les requêtes 16 bits ; on ne s'attend même pas à 24 bits ici !
La tolérance de résistance ne résoudra jamais les imperfections d'un conducteur. Cela nécessiterait des résistances avec une tolérance de 0,00001 % pouvant gérer une résolution de 24 bits. Ceci n'est possible qu'en théorie car les puces logiques à commutation discrète ont déjà une impédance interne trop élevée et détruiraient l'impossible tolérance d'une résistance.
La solution est de corriger l'échelle et de ne pas se fier uniquement à la tolérance des résistances. C'est une combinaison des deux : des résistances à tolérance ultra-faible contrôlées par une technologie de correction avec un FPGA très rapide sont applicables dans notre conception.
La signification de FPGA/CPLD
FPGA signifie Programmable Array Logic. Aujourd'hui, les FPGA sont utilisés dans de nombreux DAC haut de gamme, tels que B le populaire DAC ROCKNA WAVEDREAM.
Nous utilisons le FPGA dans nos produits DAC depuis 2008.
Le R-7 intègre des chipsets programmables 1 pc FPGA et 5 pc CPLD pour séparer les différents circuits configurés et éviter les ruptures.
La conception du matériel interne est entièrement contrôlée par un logiciel complexe. Un avantage majeur est le fait que le logiciel du FPGA peut être facilement mis à niveau pour offrir de nouvelles fonctionnalités ou améliorer les performances. Une telle conception est très flexible et évolutive !
Tâches FPGA/CPLD
1. L'interface SPDIF haute performance FPGA remplace les puces d'interface SPDIF traditionnelles telles que DIR9001, WM8805 ou AK411X, qui ont des performances inférieures à celles du FPGA.
2. Processus de resynchronisation complet avec conception FIFO pour toutes les entrées. De cette façon, les données de sortie sont entièrement synchronisées avec le signal d'horloge pour éviter toute gigue.
3. Suréchantillonnage 2X, 4X et 8X et filtres numériques intégrés plus 4 modes NOS différents (filtrage analogique 6dB uniquement). Vous pouvez donc le configurer selon vos goûts !
4. Conception spéciale intégrée pour simuler le son TDA1541A + SAA7220.
Spécifications
Rapport signal/bruit | >110DB |
Impédance de sortie |
<10 ohms (RCA/ XLR) |
Niveau de sortie |
2. 5V (RCA) 5V (XLR) 2MA+2MA (ACSS) |
Réponse en fréquence | 20Hz - 20KHz (< - 0. 5DB) |
THD+N |
<0. 01 % |
Sensibilité d'entrée |
|
Prise en charge des systèmes d'exploitation (USB) |
Windows, OSX, Linux, ISO |
Soutenir l'échantillonnage | USB & IIS : 44. 1kHz - 384kHz /32Bit DSD64-512 Mode coaxial : 44. 1kHz - 192kHz Mode optique : 44. 1kHz - 96kHz |
Alimentation requise | Version 1 : 100-120 V CA 50/60 Hz Version 2 : 220-240 V CA 50/60 Hz |
Consommation électrique | 19W |
Poids du colis | Environ 5KG |
Dimensions |
W240 X L360 X H80 (MM, entièrement en aluminium) |
Accessoires | Cordon d'alimentation CA X1 Câble USB X1 |