Audio -gd R1 - DAC R2R entièrement discret (démo)
Audio -gd R1 - DAC R2R entièrement discret (démo)
Audio -gd R1 - DAC R2R entièrement discret (démo)

Audio -gd R1 - DAC R2R entièrement discret (démo)

CHF 799.00 Prix ​​normal CHF 1,049.00
trust

1 pièce en noir en stock et disponible pour livraison immédiate.

Vous économisez CHF 250 !

Points forts

  • 8 modules DA R-2R entièrement discrets à combiner dans de véritables décodeurs push/pull symétriques.
  • 4 groupes de décodeurs DSD natifs entièrement discrets et véritablement symétriques.
  • Conception de transfert de puissance entièrement discrète et véritablement symétrique.
  • Deux horloges femtosecondes Accusilicon 318B à ultra-haute fréquence 90/98 MHz assurent une horloge synchrone pour l'ensemble de l'unité sans fréquence ascendante PLL.
  • Transmission asynchrone 32 bits / PCM384K / DSD512 Amanero 384 utilise l'horloge synchrone FPGA.
  • L'ensemble du circuit numérique est construit avec 1 pc FPGA et 5 pc CPLD chipsets programmables pour séparer les différents circuits configurés afin d'éviter les interruptions, traitement des données en mode parallèle.
  • Prend en charge les mises à jour du micrologiciel pour améliorer la qualité sonore.
  • Tous les paramètres du mode de processus numérique sont accessibles via des boutons situés sur le panneau avant (pas besoin d'ouvrir le boîtier).
    Port de mise à jour du firmware à l'arrière (mise à jour du firmware sans ouvrir le boîtier).

Avantages et inconvénients du DAC R-2R

Avantages

1. Le R-2R ne convertit pas le signal d'horloge en signal de sortie.

2. R-2R est insensible au jitter, tandis que Delta-Sigma D/A est beaucoup plus sensible au jitter.

3. Le signal de sortie est beaucoup plus précis que celui du Delta-Sigma D/A.


Inconvénients

1. le facteur de distorsion des puces Sigma-Delta est extrêmement bon aujourd'hui ; Les échelles R2R sont également bonnes, mais pas aussi bonnes.

2. Les interférences et la précision de la résistance du conducteur sont très difficiles à éviter et nécessitent une technologie complexe pour les corriger.


Conception de base du R-2R sur le marché

Le DAC R-2R est très populaire de nos jours et est disponible depuis les kits DIY jusqu'aux produits haut de gamme.

Dans le segment inférieur du marché du bricolage, la conception R-2R est souvent basée sur l'ancienne technologie développée par MSB il y a longtemps et n'inclut que la conception de base de l'échelle R2R et non la merveilleuse conception corrective de la technologie MSB d'origine. Cette conception utilise des puces logiques de registre à décalage de données en mode série pour convertir les données en un signal analogique. Les problèmes structurels de la technologie R2R ne peuvent être évités et les performances dépendent uniquement de la précision des résistances des conducteurs.

Sur le marché haut de gamme, la conception R2R est beaucoup plus complexe et permet d'obtenir les meilleures performances. Une simple échelle R2R ne suffit tout simplement pas pour obtenir de bonnes performances et une bonne qualité sonore ! Certains fabricants utilisent des registres à décalage. Une conception moins complexe et moins puissante basée sur des puces logiques traditionnelles fonctionnant en mode série pour corriger les conducteurs.

Une conception bien meilleure connecte les résistances en mode parallèle. Un FPGA ultra-rapide contrôle et corrige les conducteurs R2R. Le mode de conception parallèle contrôle chaque bit à la fois, permettant d'obtenir des performances sans précédent. (En mode parallèle, un seul cycle d'horloge est nécessaire pour générer toutes les données ; le mode de conception série nécessite au moins 8 à 24 cycles d'horloge) La conception parallèle est beaucoup plus compliquée. S'il est conçu correctement, il peut corriger chaque partie du conducteur. La photo ci-dessous montre une conception utilisant un tel FPGA, qui peut corriger les imperfections inévitables des conducteurs R2R causées par la tolérance et les problèmes de résistance pour obtenir les meilleures performances.


Précision des résistances des conducteurs (tolérance)

Beaucoup pensent que la tolérance des résistances de l’échelle est primordiale pour obtenir les meilleures performances. De nos jours, une résolution de 24 bits est la norme. Quelle tolérance est requise pour atteindre une résolution de 24 bits ?
À 16 bits, la tolérance de 1/66536, 0,1% (1/1000) est loin d'être suffisante, même une tolérance de 0,01% (1/10000), la meilleure tolérance disponible aujourd'hui, ne peut pas traiter correctement les requêtes 16 bits ; Nous ne comptons même pas 24 bits ici !


La tolérance de résistance ne résoudra jamais les imperfections d’un conducteur. Cela nécessiterait des résistances avec une tolérance de 0,00001 % capables de gérer une résolution de 24 bits. Cela n'est possible que théoriquement, car les puces logiques des circuits discrets ont déjà une impédance interne trop élevée et détruiraient la tolérance impossible d'une résistance.


La solution est de corriger les conducteurs et de ne pas se fier uniquement à la tolérance des résistances. Il s'agit d'une combinaison des deux : des résistances à tolérance ultra-faible contrôlées par une technologie de correction avec un FPGA très rapide sont applicables dans notre conception.


L'importance du FPGA/CPLD

FPGA signifie Programmable Array Logic. De nos jours, les FPGA sont utilisés dans de nombreux DAC de haute qualité, tels que le populaire DAC ROCKNA WAVEDREAM.
Nous utilisons le FPGA dans nos produits DAC depuis 2008.
Le R-7 dispose de 1 chipset FPGA et 5 chipsets programmables CPLD intégrés pour séparer les différents circuits configurés et éviter les interruptions.

La conception du matériel interne est entièrement contrôlée par un logiciel complexe. Un avantage majeur est le fait que le logiciel du FPGA peut être facilement mis à niveau pour offrir de nouvelles fonctionnalités ou améliorer les performances. Une telle conception est très flexible et évolutive !


Tâches FPGA/CPLD

1. L'interface SPDIF hautes performances FPGA remplace les puces d'interface SPDIF traditionnelles telles que DIR9001, WM8805 ou AK411X, qui ont des performances inférieures à celles du FPGA.

2. Processus de resynchronisation complet avec conception FIFO pour toutes les entrées. De cette façon, les données de sortie sont entièrement synchronisées avec le signal d'horloge pour éviter toute gigue.

3. Suréchantillonnage 2X, 4X et 8X et filtres numériques intégrés et en plus 4 modes NOS différents (filtrage analogique 6 dB uniquement). Vous pouvez donc le configurer selon vos goûts !

4. Conception spéciale intégrée pour simuler le son TDA1541A + SAA7220.


Caractéristiques

rapport signal/bruit
>110 dB

Impédance de sortie
<10 ohms (RCA/XLR)

Niveau de sortie
2,5 V (RCA)
5 V (XLR)
2MA+2MA (ACSS)
Réponse en fréquence
20 Hz - 20 kHz (< - 0,5 dB)

THD+N
<0,01%
Sensibilité d'entrée


0,5 Vp-p (75 Ohms, coaxial)
19 dBm (optique)
USB 1.0 - USB 3.0


Prise en charge des systèmes d'exploitation (USB)

Windows, OSX, Linux, ISO

Échantillonnage de soutien
USB et IIS : 44,1 kHz
- 384 kHz /DSD64-512 32 bits
Mode coaxial : 44,1 kHz - 192 kHz
Mode optique : 44,1 kHz - 96 kHz
Besoin en énergie
version 1 : 100-120 V CA 50/60 Hz
Version 2 : 220-240V CA 50/60 Hz
Consommation d'énergie
19W
Poids du colis
Environ 5 kg

Dimensions
W240 X L360 X H80 (MM, entièrement en aluminium)
Accessoires
cordon d'alimentation secteur     X1
câble USB  X1




trust